博客
关于我
强烈建议你试试无所不能的chatGPT,快点击我
IC设计流程
阅读量:5013 次
发布时间:2019-06-12

本文共 868 字,大约阅读时间需要 2 分钟。

今天彻底无语了,一个学弟问我,从Schematic到GDSⅡ的流程是什么,我竟然答之,仿真、综合、布局布线……事后,觉得不太对,查了一下资料,那里是不太对啊,简直是一点都不对,暴寒啊,也许是自己真是好久没做IC方面的东西了。

一般的IC设计流程可以分为两大类:全定制和半定制,这里我换一种方式来说明。

    1.1 RTLGDSⅡ的设计流程: 

                   这个可以理解成半定制的设计流程,一般用来设计数字电路。

                   整个流程如下(左侧为流程,右侧为用到的相应EDA工具):

2010060422525721.jpg

                   一个完整的半定制设计流程应该是:RTL代码输入、功能仿真、逻辑综合、形式验证、时序/功耗/噪声分析,布局布线(物理综合)、版图验证。

                   至于FPGA设计,开发起来更加简单,结合第三方软件(像Modelsim和Synplify Pro),两大FPGA厂商Altera和Xilinx自带的QuartusⅡ和ISE开发平台完全可以应付与之有关的开发。

                   整个完整的流程可以分为前端和后端两部分,前端的流程图如下:

 2010060422531619.jpg

                   前端的主要任务是将HDL语言描述的电路进行仿真验证、综合和时序分析,最后转换成基于工艺库的门级网表。

后端的流程图如下,这也就是netlistGDSⅡ的设计流程

 2010060422533523.jpg

后端的主要任务是:

(1)将netlist实现成版图(自动布局布线APR)

(2)证明所实现的版图满足时序要求、符合设计规则(DRC)、layout与netlist一致(LVS)。

(3)提取版图的延时信息(RC Extract),供前端做post-layout 仿真。

         1.2SchematicGDSⅡ的设计流程:

                   这个可以理解成全定制的设计流程,一般用于设计模拟电路和数模混合电路。

                   整个流程如下(左侧为流程,右侧为用到的相应EDA工具):

 2010060422541991.jpg

                   一个完整的全定制设计流程应该是:电路图输入、电路仿真、版图设计、版图验证(DRC和LVS)、寄生参数提取、后仿真、流片。

转载于:https://www.cnblogs.com/asic/archive/2011/05/18/2049661.html

你可能感兴趣的文章
JS基础回顾,小练习(判断数组,以及函数)
查看>>
多任务——进程
查看>>
WCF:如何将net.tcp协议寄宿到IIS
查看>>
WebAPI HelpPage支持area
查看>>
Path元素
查看>>
php_soap扩展应用
查看>>
第二百三十一节,Bootstrap 介绍
查看>>
vi/vim 三种模式的操作
查看>>
JAVA面向对象三大特性总结
查看>>
guid
查看>>
Python中出现“TabError: inconsistent use of tabs and spaces in indentation”问题的解决
查看>>
ajax请求
查看>>
js学习总结----DOM增删改和应用
查看>>
希尔伯特矩阵(Hilbert matrix)
查看>>
(20)sopel算法
查看>>
学习总结 javascript 闭包
查看>>
实验吧一个小坑注入
查看>>
【 D3.js 高级系列 — 8.0 】 打标
查看>>
Mac必备软件推荐
查看>>
Android Gson深入分析
查看>>